beautypg.com

FUJITSU F2MCTM-16LX User Manual

Page 439

background image

423

CHAPTER 20 LIN-UART

Figure 20.7-1 Transfer Data Format (operation Modes 0 and 1)

Note:

If BDS bit of the Serial Status Register (SSR) is set to "1" (MSB first), the bit stream processes as: D7,

D6, ..., D1, D0, (P).

ST D0

D1 D2 D3 D4 D5 D6 D7

SP SP

ST D0

D1 D2 D3 D4 D5 D6

D7

P

SP

ST D0

D1 D2 D3 D4 D5 D6 D7

SP

SP

ST D0

D1 D2 D3 D4 D5 D6

D7

P

SP

ST D0

D1 D2 D3 D4 D5 D6 SP SP

ST D0

D1 D2 D3 D4 D5 D6

P

SP

ST D0

D1 D2 D3 D4 D5 D6 SP

SP

ST D0

D1 D2 D3 D4 D5 D6

P

SP

ST D0

D1 D2 D3 D4 D5 D6 D7 AD SP

ST D0

D1 D2 D3 D4 D5 D6 AD SP

ST D0

D1 D2 D3 D4 D5 D6 D7 AD

ST D0

D1 D2 D3 D4 D5 D6 AD SP SP

SP

SP

[Operation mode 0]

ST

: Start bit

SP

: Stop mode

P

: Parity bit

AD : Address/data bit

Without
parity

8-bit data

7-bit data

With
parity

Without
parity

With
parity

8-bit data

7-bit data

[Operation mode 1]