Rockwell Automation 1747-PT1, D1747NP002 Hand-Held Terminal User Manual
Page 15

Hand–Held Terminal
User Manual
Table of Contents
xi
Chapter 23
Bit Shift, FIFO, and LIFO Instructions Overview
23–1
. . . . . . . . . . . . . . . . . . . . . .
Effect on Index Register in SLC 5/02 Processors
23–1
. . . . . . . . . . . . . . . . . . .
Bit Shift Left (BSL), Bit Shift Right (BSR)
23–2
. . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
23–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effect on Index Register in SLC 5/02 Processors
23–3
. . . . . . . . . . . . . . . . . . .
Operation – Bit Shift Left
23–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Operation – Bit Shift Right
23–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
FIFO Load (FFL), FIFO Unload (FFU)
23–5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
23–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Status Bits
23–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Operation
23–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effects on Index Register S:24
23–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SLC 5/02 Processors Only
23–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
LIFO Load (LFL), LIFO Unload (LFU)
23–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
23–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Operation
23–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effects on Index Register S:24
23–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Chapter 24
Sequencer Instructions Overview
24–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Applications Requiring More than 16 Bits
24–1
. . . . . . . . . . . . . . . . . . . . . . . . .
Effect on Index Register in SLC 5/02 Processors
24–1
. . . . . . . . . . . . . . . . . . .
Sequencer Output (SQO), Sequencer Compare (SQC)
24–2
. . . . . . . . . . . . . . . . .
Entering Parameters
24–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Status Bits of the Control Element
24–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Operation – Sequencer Output
24–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effect on Index Register in SLC 5/02 Processors
24–5
. . . . . . . . . . . . . . . . . . .
Operation – Sequencer Compare
24–6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effect on Index Register in SLC 5/02 Processors
24–6
. . . . . . . . . . . . . . . . . . .
Sequencer Load (SQL)
24–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
24–7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Status Bits
24–8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Operation
24–9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Effect on Index Registers in SLC 5/02 Processors
24–9
. . . . . . . . . . . . . . . . . .
Chapter 25
Control Instructions Overview
25–1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Jump to Label (JMP)
25–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
25–2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Label (LBL)
25–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Entering Parameters
25–3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Jump to Subroutine (JSR)
25–4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Bit Shift, FIFO, and LIFO
Instructions
Sequencer Instructions
Control Instructions