176 -pin lqfp, Pin diagram, Fig 3.1 pin diagram – Rainbow Electronics W90P710CDG User Manual
Page 13

W90P710CD/W90P710CDG
Publication Release Date: September 19, 2006
- 13 -
Revision B2
3. PIN
DIAGRAM
85
14
0
50
55
60
80
75
70
65
16
5
16
0
15
5
15
0
14
5
17
5
17
0
VSS18
KPI_ROW[0]/VCLK/GPIO[30]
KPI_COL[1]/VD[1]/GPIO[35]
TXD1/GPIO[7]
VDD33
MCK
E
nBT
C
S
nS
CS[1]
nS
CS[0]
SCL0/SFRM/TIMER0/GPIO[11]
SCL1/SCLK/KPI_ROW[3]/GPIO[13]
SDA0/SSPTXD/TIMER1/GPIO[12]
D[1
0
]/T
BU
S[10]
D[11
]/
TBU
S
[11]
SDA1/SSPRXD/KPI_ROW[2]/GPIO[14]
KPI_ROW[2]/VSYNC/GPIO[32]
KPI_COL[7]/VD[7]/GPIO[41]
KPI_ROW[3]/HSYNC/GPIO[33]
KPI_ROW[1]/VDEN/GPIO[31]
VDD18
nECS[1]
nWAIT/TREQB
nECS[0]
nOE
D[26]/VD[18]/GPIO[62]
D[27]/VD[19]/GPIO[63]
D[24]/VD[16]/GPIO[60]
D[25]/VD[17]/GPIO[61]
TDI
VDD33
A[10]/TBUS[26]
A[9]/TBUS[25]
A[13]/TBUS[29]
A[12]/TBUS[28]
nIRQ[1]/GPIO[17]
TCK
TD
O
USB0VDD
SC0_PWR
/SD_DAT2/VD
[13]/G
PIO[25]
SC0_RS
T
/S
D_DAT0/VD[15]/GPIO
[27
]
S
C
0_CL
K
/SD_CL
K
/V
D
[16]/G
P
IO[28]
SC0_DAT/SD
_
CMD/VD[17
]/[GPIO
[29
]
VSS18
VDD18
AC97_
BI
TCL
K
/I2S_BITCL
K
/P
W
M[3]/RXD3
/G
PIO[
4
]
AC97_SYNC/I2S_L
R
CL
K/PWM
[2]/T
XD3
/G
PIO[
3
]
A
C
97_DATAO/I2S_DATAO/P
WM
[1
]/
D
S
R3/G
PI
O[2]
AC97_DA
T
A
I/I2S_DA
T
A
I/PWM
[0
]/DT
R
3/G
PIO[1]
nT
RST
EXTAL
(15M)
VDD33
SC0_PRE
S/SD_DA
T
1/V
D
[14]/G
P
IO[26]
SC1_DA
T
/S
D_DAT3/VD[12
]/
GPIO
[24
]
E
X
T
A
L32 (32.76
8K)
RT
CVDD
18
VSS33
XTAL
32 (3
2.768K
)
AC97_n
RES
E
T/I
2
S_MCL
K
/G
PI
O[0]
nW
D
O
G/
G
PIO
[1
5
]
VSS33
A[4]/TBUS[20]
A[3]/TBUS[19]
A[2]/TBUS[18]
VDD33
D[28]/VD[20]/GPIO[64]
D[30]/VD[22]/GPIO[66]
A[21]
VDD33
XTAL
(15M)
VSS33
A[18]
A[17]/TREQA
VDD18
A[8]/TBUS[24]
A[7]/TBUS[23]
A[6]/TBUS[22]
A[5]/TBUS[21]
KPI_COL[3]/VD[3]/GPIO[37]
KPI_COL[0]/VD[0]/GPIO[34]
nRESET
PLL1VSS18
KPI_COL[2]/VD[2]/GPIO[36]
KPI_COL[4]/VD[4]/GPIO[38]
PLL0VSS18
PLL0VDD18
TEST
A[20]
A[19]
VDD33
D[31]/VD[23]/GPIO[67]
A[11]/TBUS[27]
D[29]/VD[21]/GPIO[65]
KPI_COL[6]/VD[6]/GPIO[40]
KPI_COL[5]/VD[5]/GPIO[39]
P
H
Y_RXD
[0
]/G
PIO
[4
4
]/K
PI
_
C
O
L[2]/VD[10
]
PH
Y_CR
SDV/GPI
O
[43]/K
P
I_COL[
1
]/
V
D
[9]
P
H
Y_RXE
RR/GPI
O
[42]/K
PI
_COL[0]/VD[8]
SC1_PWR
/n
XDACK
/VD[8]/G
PI
O
[20]
S
C
1_PRES
/nXDRE
Q
/VD[9]G
PI
O
[21]
S
C
1_RST/SD_CD
/VD[10]/G
PI
O[22]
SC1_CLK
/SD
_
P
W
R/VD[11
]/GPIO
[23
]
VSS33
PLL1VDD18
A[1]/TBUS[17]
A[0]/TBUS[16]
PHY_MDC/GPI
O
[51]/K
P_ROW[1]/VD[17
]
PHY_TXD[1]/GP
IO[49]/K
PI_COL
[7]/VD
[15]
nIRQ[0]/GPIO[16]
A[16]/TACK
A[15]/TBUS[31]
A[14]/TBUS[30]
VSS18
TM
S
RXD1/GPIO[8]
VSS33
RTS1/RXD2(IrDA)/PS2_DATA/GPIO[10]
CTS1/TXD2(IrDA)/PS2_CLK/GPIO[9]
nW
E
PHY_T
X
D
[0]/G
PIO[48]/K
PI_CO
L[6]/VD[14
]
PHY_TXEN/GPI
O[47]/K
P
I_COL
[5
]/
V
D
[13]
PHY_RE
FCL
K
/G
PIO[46]/K
PI_COL
[4]/VD[1
2
]
PHY_RXD[1]/GPI
O[45]/K
PI
_COL[3]/VD[11]
VS
S33
D[22
]/
V
D
[14]/G
P
IO[58]
D[20
]/
V
D
[12]/G
P
IO[56]
D[21]/VD[13
]/
GPIO
[57
]
nW
BE[0]/SD
Q
M
[0]
D[13
]/
TBU
S
[13]
D[19]/VD[11
]/
GPIO
[55
]
n
W
BE
[3]/SDQM[3]/GP
IO[68]
n
W
BE[1
]/
S
D
QM[1]
D[23
]/
V
D
[15]/G
P
IO[59]
nIRQ[3]/GP
IO[19]
nIRQ[2]/GP
IO[18]
D[18]/V
D[10]/G
PIO[54]
D[14
]/
TBU
S
[14]
D[15
]/
TBU
S
[15]
VS
S18
VD
D18
D[17]/VD[9
]/GPIO
[53
]
D[16
]/
V
D
[8]/G
PIO[52]
V
SS33
D[12
]/
TBU
S
[12]
D[3]/T
BU
S[3]
VD
D33
n
W
BE[2
]/
S
D
QM[2]/G
PIO[69]
D
[2]/T
BU
S[2]
D[0]/T
BU
S[0]
D[1]/T
BU
S[1]
MCL
K
VDD33
nECS[2]
nECS[3]
nSRA
S
nS
C
A
S
VSS33
VDD33
13
5
TXD0/GPIO[5]
DN0
DP0
RXD0/GPIO[6]
USB1VSS
DN1
USB1VDD
DP1
D[6]/T
BU
S[6]
5
10
15
20
25
30
35
40
95
90
120
110
105
100
130
125
D
[4]/T
BU
S[4]
VSS33
D[5]/T
BU
S[5]
USB0VSS
D[9]/T
BU
S[9]
D[7]/T
BU
S[7]
D[8]/T
BU
S[8]
PHY_MDIO
/GPIO
[50
]/
K
PI
_
ROW[0]/VD[16]
V
DD33
115
W90P710
176 -pin
LQFP
VS
S33
Fig 3.1 Pin Diagram