beautypg.com
6-1
Ultra-High-Speed FlashMicrocontroller User’s Guide
SECTION 6: MEMORY ACCESS
This section contains the following information:
Internal Flash Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-3
ROMSize Feature . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-3
Flash Security Block/Lock Bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-4
Option Control Register Byte . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-5
Internal SRAM Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-6
Program Memory Interface—Nonpage Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-6
Program Memory Interface—Page Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-8
Page Mode 1 Bus Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-9
Page Mode 2 Bus Structure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-11
Data Memory Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-12
External Data Memory Interface—Nonpage Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-12
External Data Memory Interface—Page Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-13
Page Mode 1 Data Memory Timing–PAGES 1:0 = 10b (Four Cycles) . . . . . . . . . . . . . . . . . . . . .6-17
Page Mode 1 Data Memory Timing–Pages 1:0 = 01b (Two Cycles) . . . . . . . . . . . . . . . . . . . . . . .6-18
Page Mode 1 Data Memory Timing–Pages 1:0 = 00b (One Cycle) . . . . . . . . . . . . . . . . . . . . . . .6-20
Page Mode 2 Data Memory Timing–Pages 1:0 = 11b (Four Cycles) . . . . . . . . . . . . . . . . . . . . . .6-22
Data Memory Access . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-22
Maxim Integrated