Texas Instruments TMS320C3x User Manual
Page 24

Figures
xxv
Contents
12–41 TMS320C30 and TMS320C31 CPU/DMA Interrupt-Enable Register
. . . . . . . . . . . . . . .
12–42 TMS320C32 CPU/DMA Interrupt-Enable Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–43 Mechanism for No DMA Synchronization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–44 Mechanism for DMA Source Synchronization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–45 Mechanism for DMA Destination Synchronization
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–46 Mechanism for DMA Source and Destination Synchronization
. . . . . . . . . . . . . . . . . . . .
12–47 DMA Timing When Destination is On Chip
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12–48 DMA Timing When Destination is an STRB, STRB0, STRB1, MSTRB Bus
. . . . . . . . . .
12–49 DMA Timing When Destination is an IOSTRB Bus
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–1
Encoding for General Addressing Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–2
Encoding for 3-Operand Addressing Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–3
Encoding for Parallel Addressing Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–4
Encoding for Extended Parallel Addressing Instructions
. . . . . . . . . . . . . . . . . . . . . . . . . .
13–5
Encoding for Conditional-Branch Addressing Modes
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
13–6
Status Register
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C–1
Boot-Loader Flow Chart
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .