Texas Instruments Dual/Single Socket CardBus and UntraMedia Controller PCI7621 User Manual
Page 7

vii
Section
Title
Page
7
OHCI Controller Programming Model
7−1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.1
Vendor ID Register
7−2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.2
Device ID Register
7−2
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.3
Command Register
7−3
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.4
Status Register
7−4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.5
Class Code and Revision ID Register
7−5
. . . . . . . . . . . . . . . . . . . . . . . . . .
7.6
Latency Timer and Class Cache Line Size Register
7−5
. . . . . . . . . . . . . .
7.7
Header Type and BIST Register
7−6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.8
OHCI Base Address Register
7−6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.9
TI Extension Base Address Register
7−7
. . . . . . . . . . . . . . . . . . . . . . . . . . .
7.10
CardBus CIS Base Address Register
7−8
. . . . . . . . . . . . . . . . . . . . . . . . . . .
7.11
CardBus CIS Pointer Register
7−8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.12
Subsystem Identification Register
7−9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.13
Power Management Capabilities Pointer Register
7−9
. . . . . . . . . . . . . . .
7.14
Interrupt Line Register
7−10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.15
Interrupt Pin Register
7−10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.16
Minimum Grant and Maximum Latency Register
7−11
. . . . . . . . . . . . . . . . .
7.17
OHCI Control Register
7−11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.18
Capability ID and Next Item Pointer Registers
7−12
. . . . . . . . . . . . . . . . . . .
7.19
Power Management Capabilities Register
7−13
. . . . . . . . . . . . . . . . . . . . . .
7.20
Power Management Control and Status Register
7−14
. . . . . . . . . . . . . . . .
7.21
Power Management Extension Registers
7−14
. . . . . . . . . . . . . . . . . . . . . . .
7.22
PCI PHY Control Register
7−15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.23
PCI Miscellaneous Configuration Register
7−16
. . . . . . . . . . . . . . . . . . . . . .
7.24
Link Enhancement Control Register
7−17
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.25
Subsystem Access Register
7−18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
7.26
GPIO Control Register
7−19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8
OHCI Registers
8−1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.1
OHCI Version Register
8−4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.2
GUID ROM Register
8−5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.3
Asynchronous Transmit Retries Register
8−6
. . . . . . . . . . . . . . . . . . . . . . .
8.4
CSR Data Register
8−6
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.5
CSR Compare Register
8−7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.6
CSR Control Register
8−7
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.7
Configuration ROM Header Register
8−8
. . . . . . . . . . . . . . . . . . . . . . . . . . .
8.8
Bus Identification Register
8−8
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.9
Bus Options Register
8−9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.10
GUID High Register
8−10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.11
GUID Low Register
8−10
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.12
Configuration ROM Mapping Register
8−11
. . . . . . . . . . . . . . . . . . . . . . . . . .
8.13
Posted Write Address Low Register
8−11
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
8.14
Posted Write Address High Register
8−12
. . . . . . . . . . . . . . . . . . . . . . . . . . .