Section 12. i/o ports – Freescale Semiconductor MC68HC08KH12 User Manual
Page 11

MC68HC(7)08KH12
—
Rev. 1.1
Advance Information
Freescale Semiconductor
11
Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 171
TIM During Break Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . 172
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 172
TIM Clock Pin (PTE0/TCLK) . . . . . . . . . . . . . . . . . . . . . . . 172
TIM Channel I/O Pins (PTE1/TCH0:PTE2/TCH1). . . . . . . 173
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 173
TIM Status and Control Register (TSC) . . . . . . . . . . . . . . 173
TIM Counter Registers (TCNTH:TCNTL) . . . . . . . . . . . . . 175
TIM Counter Modulo Registers (TMODH:TMODL) . . . . . . 176
TIM Channel Status and Control Registers (TSC0:TSC1) 177
TIM Channel Registers (TCH0H/L–TCH1H/L) . . . . . . . . . 181
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
Port A . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 186
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . 186
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . 186
Port B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 188
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . 188
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . 189
Port C . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
Port C Data Register (PTC). . . . . . . . . . . . . . . . . . . . . . . . 190
Data Direction Register C (DDRC) . . . . . . . . . . . . . . . . . . 191
Port D . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 192
Port D Data Register (PTD). . . . . . . . . . . . . . . . . . . . . . . . 193
Data Direction Register D (DDRD) . . . . . . . . . . . . . . . . . . 193
Port E . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 195
Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . . 195
Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . 196
Port-E Optical Interface Enable Register . . . . . . . . . . . . . 198
Port F . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202