Xilinx DS610 User Manual
Page 80

Spartan-3A DSP FPGA Family: Pinout Descriptions
DS610 (v3.0) October 4, 2010
Product Specification
80
2
IO_L41N_2
AC20
I/O
2
IO_L45N_2
AC21
I/O
2
IO_2
AC22
I/O
2
IP_2/VREF_2
AB6
VREF
2
IO_L14N_2
AB7
I/O
2
IO_L15P_2
AB9
I/O
2
IO_L21P_2
AB12
I/O
2
IP_2
AB13
INPUT
2
IO_L30N_2/MOSI/CSI_B
AB15
DUAL
2
IO_L38N_2
AB16
I/O
2
IO_L47P_2
AB18
I/O
2
IO_L02N_2/CSO_B
AA7
DUAL
2
IP_2/VREF_2
AA9
VREF
2
IO_L12N_2
AA10
I/O
2
IO_L17N_2/VS2
AA12
DUAL
2
IO_L25P_2/GCLK12
AA13
GCLK
2
IO_L27N_2/GCLK1
AA14
GCLK
2
IO_L34P_2/INIT_B
AA15
DUAL
2
IO_L43P_2
AA17
I/O
2
IO_L47N_2
AA18
I/O
2
IP_2/VREF_2
AA20
VREF
2
IP_2
AD5
INPUT
2
IP_2
AD23
INPUT
2
IP_2
AC5
INPUT
2
IP_2
AC7
INPUT
2
IP_2
AC18
INPUT
2
IP_2/VREF_2
AB10
VREF
2
IP_2
AB20
INPUT
2
IP_2
AA19
INPUT
2
IP_2
AF2
INPUT
2
IP_2
AB17
INPUT
2
IP_2
Y8
INPUT
2
IP_2
Y11
INPUT
2
IP_2
Y18
INPUT
2
IP_2/VREF_2
Y19
VREF
2
IP_2
W18
INPUT
2
IP_2
AA8
INPUT
2
VCCO_2
W11
VCCO
2
VCCO_2
W16
VCCO
Table 66: Spartan-3A DSP FG676 Pinout for
XC3SD1800A FPGA (Cont’d)
Bank
XC3SD1800A Pin Name
FG676
Ball
Type
2
VCCO_2
AE5
VCCO
2
VCCO_2
AE11
VCCO
2
VCCO_2
AE16
VCCO
2
VCCO_2
AE22
VCCO
2
VCCO_2
AB8
VCCO
2
VCCO_2
AB14
VCCO
2
VCCO_2
AB19
VCCO
3
IO_L53P_3
Y1
I/O
3
IO_L53N_3
Y2
I/O
3
IP_L54P_3
Y3
INPUT
3
IO_L57P_3
Y5
I/O
3
IO_L57N_3
Y6
I/O
3
IP_L50P_3
W1
INPUT
3
IP_L50N_3/VREF_3
W2
VREF
3
IO_L52P_3
W3
I/O
3
IO_L52N_3
W4
I/O
3
IO_L63N_3
W6
I/O
3
IO_L63P_3
W7
I/O
3
IO_L47P_3
V1
I/O
3
IO_L47N_3
V2
I/O
3
IP_L46N_3
V4
INPUT
3
IO_L49N_3
V5
I/O
3
IO_L59N_3
V6
I/O
3
IO_L59P_3
V7
I/O
3
IO_L61N_3
V8
I/O
3
IO_L44P_3
U1
I/O
3
IO_L44N_3
U2
I/O
3
IP_L46P_3
U3
INPUT
3
IO_L42N_3
U4
I/O
3
IO_L49P_3
U5
I/O
3
IO_L51N_3
U6
I/O
3
IO_L56P_3
U7
I/O
3
IO_L56N_3
U8
I/O
3
IO_L61P_3
U9
I/O
3
IO_L38P_3
T3
I/O
3
IO_L38N_3
T4
I/O
3
IO_L42P_3
T5
I/O
3
IO_L51P_3
T7
I/O
3
IO_L48N_3
T9
I/O
Table 66: Spartan-3A DSP FG676 Pinout for
XC3SD1800A FPGA (Cont’d)
Bank
XC3SD1800A Pin Name
FG676
Ball
Type