beautypg.com

Sdvo, Table 3-6, Com express c-d connector signal descriptions – ADLINK Express-CBR User Manual

Page 33

background image

Chapter 3

Hardware

Express-CBR

Reference Manual

29

SDVO

The PCH provides Serial Digital Video Output (SDVO) functionality and may be alternatively used for one
third party SDVO compliant device connected to Channel B.

Table 3-6

provides the pin signals for the COM Express C-D connector.

Table 3-6. COM Express C-D Connector Signal Descriptions

Pin #

Row C

Pin #

Row D

C1

GND

D1

GND

C2

IDE_D7 (PD 10k) D2

IDE_D5

C3

IDE_D6

D3

IDE_D10

C4

IDE_D3

D4

IDE_D11

C5

IDE_D15

D5

IDE_D12

C6

IDE_D8

D6

IDE_D4

C7

IDE_D9

D7

IDE_D0

C8

IDE_D2

D8

IDE_REQ # (PD 5.6k)

C9

IDE_D13

D9

IDE_IOW#

C10

IDE_D1

D10

IDE_ACK#

C11

GND

D11

GND

C12

IDE_D14

D12

IDE_IRQ (PD 10k)

C13

IDE_IORDY (PU 4.7k 3.3V) D13

IDE_A0

C14

IDE_IOR#

D14

IDE_A1

C15

PCI_PME#

D15

IDE_A2

C16

PCI_GNT2#

D16

IDE_CS1#

C17

PCI_REQ2# (PU 8.2k 3.3V) D17

IDE_CS3#

C18

PCI_GNT1# (PD 1K) D18

IDE_RESET#

C19

PCI_REQ1# (PU 8.2k 3.3V) D19

PCI_GNT3#

C20

PCI_GNT0# (PD 1K) D20

PCI_REQ3# (PU 8.2k 3.3V)

C21

GND

D21

GND

C22

PCI_REQ0# (PU 8.2k 3.3V) D22

PCI_AD1

C23

PCI_RESET#

D23

PCI_AD3

C24

PCI_AD0

D24

PCI_AD5

C25

PCI_AD2

D25

PCI_AD7

C26

PCI_AD4

D26

PCI_C/BE0#

C27

PCI_AD6

D27

PCI_AD9

C28

PCI_AD8

D28

PCI_AD11

C29

PCI_AD10

D29

PCI_AD13

C30

PCI_AD12

D30

PCI_AD15

C31

GND

D31

GND

C32

PCI_AD14

D32

PCI_PAR

C33

PCI_C/BE1#

D33

PCI_SERR# (PU 8.2k 3.3V)

C34

PCI_PERR# (PU 8.2k 3.3V) D34

PCI_STOP# (PU 8.2k 3.3V)

C35

PCI_LOCK# (PU 8.2k 3.3V) D35

PCI_TRDY# (PU 8.2k 3.3V)