beautypg.com

AMETEK XDL Series II User Manual

Page 140

background image

139

3 Errore non terminato

Bit 1 -

Non usato.

Bit 0 -

Operazione ultimata. Impostare dopo la ricezione del comando*OPC.

Registro andamento eventi limite e registro attivazione eventi limite

Vengono implementate due coppie di registri come aggiunta alla norma IEEE 488.2. Ciascuna coppia è
composta da un Limit Event Status Register e un Limit Status Event Enable Register ad esso associato.
Il Limit Event Status Register 1 (LSR1) e il Limit Event Status Enable Register 1 (LSE1) si applicano
all’uscita 1. Limit Event Status Register 2 (LSR2) e il Limit Event Status Enable Register 2 (LSE2) si
applicano all’uscita 2 e all’uscita ausiliaria. Il loro scopo è informare il controllore di ingresso e / o uscita
delle condizioni limite di corrente o tensione attraverso la memorizzazione di una cronologia di condizioni
di intervento della protezione dopo l'ultima lettura.

I bit impostati nel Limit Event Status Register che corrispondono ai bit impostati nel Limit Event Status
Enable Register comportano l‘impostazione del bit LIM1 o LIM2 nello Status Byte Register.

I Limit Event Status Register 1 e 2 vengono letti ed eliminati rispettivamente dai comandi LSR1?
e LSR2? . I Limit Event Status Enable Registers 1 e 2 sono impostati rispettivamente dai comandi
LSE1 e LSE2 e letti dai comandi LSE1? e LSE2?.

Limit Event Status Register 1

Bit 7 -

non usato

Bit 6 -

non usato

Bit 5 -

Impostato quando è intervenuto un dispositivo di rilevazione dell’uscita 1

Bit 4 -

Impostato quando è intervenuto un dispositivo termico dell’uscita 1

Bit 3 -

Impostato quando è intervenuto un dispositivo di protezione contro la sovracorrente
dell’uscita 1

Bit 2 -

Impostato quando è intervenuto un dispositivo di protezione contro la sovratensione
dell’uscita 1

Bit 1 -

Impostato quando l’uscita 1 raggiunge il valore massimo di corrente (modalità corrente
costante)

Bit 0 -

Impostato quando l’uscita 1 raggiunge il valore massimo di tensione (modalità a tensione
costante)

Limit Event Status Register 2

Bit 7 -

Impostato quando è intervenuto un dispositivo dell’uscita ausiliaria

Bit 6 -

Impostato quando l’uscita ausiliaria raggiunge il valore massimo di corrente.

Bit 5 -

Impostato quando è intervenuto un dispositivo di rilevazione dell’uscita 2

Bit 4 -

Impostato quando è intervenuto un dispositivo termico dell’uscita 2

Bit 3 -

Impostato quando è intervenuto un dispositivo di protezione contro la sovracorrente
dell’uscita 2

Bit 2 -

Impostato quando è intervenuto un dispositivo di protezione contro la sovratensione
dell’uscita 2

Bit 1 -

Impostato quando l’uscita 2 raggiunge il valore massimo di corrente (modalità corrente
costante)

Bit 0 -

Impostato quando l’uscita 2 raggiunge il valore massimo di tensione (modalità a tensione
costante)

Status Byte Register e Service Request Enable Register

Questi due registri vengono redatti in relazione alla norma IEEE 488.2.
I bit impostati nello Status Byte Register che corrispondono ai bit impostati nel Service Request