beautypg.com

Ddr3 so-dimm_1, Sheet 14 of 42 ddr3 so-dimm_1, So-dimm b_0 – Eurocom Armadillo 2 User Manual

Page 59: B.schematic diagrams, Schematic diagrams ddr3 so-dimm_1 b - 15, ᙔ!ϻ!ႝ!တ!!dmfwp!dp, Change to standard, 14]ddr3 so-dimm_b_0

background image

5

5

4

4

3

3

2

2

1

1

D

D

C

C

B

B

A

A

SO-DIMM B_0

Layout Note:

8 / 4 / 8

20mils

signal/space/signal:

CHANGE TO STANDARD

JDIMM2 is placed farther from the GMCH than JDIMM1

Layout Note:

9.2mm
6-86-24204-001
6-86-24204-006

CLOSE TO JDIMM1

6-71-W8400-D04A

MVREF_DQ_DIMMB

M_B_A5
M_B_A6

M_B_A4

M_B_A3

M_B_A2

M_B_A1

M_B_A0

M_B_A12
M_B_A13

M_B_A11

M_B_A10

M_B_A9

M_B_A8

M_B_A7

M_B_A14
M_B_A15

M_B_CLK_DDR0

M_B_CLK_DDR#1

M_B_CLK_DDR1

M_B_CLK_DDR#0

MVREF_DIMB_0

V_VREF_CA_DIMM

MVREF_DIMB_0

M_B_DQS1

M_B_DQS#1

M_B_DQS3

M_B_DQS#3

M_B_DQS5

M_B_DQS#5

M_B_DQS7

M_B_DQS#7

M_B_DQS0

M_B_DQS#0

M_B_DQS2

M_B_DQS#2

M_B_DQS4

M_B_DQS#4

M_B_DQS6

M_B_DQS#6

M_B_DQ50

M_B_DQ54

M_B_DQ55

M_B_DQ51

M_B_DQ53

M_B_DQ48

M_B_DQ49

M_B_DQ52

M_B_DQ38

M_B_DQ34

M_B_DQ32

M_B_DQ37

M_B_DQ39

M_B_DQ35

M_B_DQ33

M_B_DQ36

M_B_DQ18

M_B_DQ19

M_B_DQ17

M_B_DQ16

M_B_DQ23

M_B_DQ22

M_B_DQ20

M_B_DQ21

M_B_DQ6

M_B_DQ2

M_B_DQ0

M_B_DQ5

M_B_DQ7

M_B_DQ3

M_B_DQ1

M_B_DQ4

M_B_DQ62

M_B_DQ63

M_B_DQ60

M_B_DQ61

M_B_DQ58

M_B_DQ59

M_B_DQ57

M_B_DQ56

M_B_DQ43

M_B_DQ47

M_B_DQ44

M_B_DQ45

M_B_DQ42

M_B_DQ46

M_B_DQ41

M_B_DQ40

M_B_DQ31

M_B_DQ30

M_B_DQ24

M_B_DQ25

M_B_DQ27

M_B_DQ26

M_B_DQ29

M_B_DQ28

M_B_DQ15

M_B_DQ13

M_B_DQ9

M_B_DQ12

M_B_DQ11

M_B_DQ10

M_B_DQ14

M_B_DQ8

3.3VS

V_VCCDDQ

VDDQ_VTT

V_VCCDDQ

V_VCCDDQ

VDDQ_VTT

V_VCCDDQ

DDR3_DRAMRST#

13

SMB_DAT_DDR

5,13,27

SMB_CLK_DDR

5,13,27

TS#_DIMM0_1

13

M_B_A[15:0]

3

M_B_CLK_DDR1

3

M_B_BS1

3

M_B_RAS#

3

M_B_CLK_DDR#1

3

M_B_CAS#

3

M_B_W E#

3

M_B_BS0

3

M_B_CLK_DDR0

3

M_B_CKE0

3

M_B_BS2

3

M_B_CKE1

3

M_B_CS#1

3

M_B_CLK_DDR#0

3

M_B_CS#0

3

MVREF_DQ_DIMMB

3

SA0_A_DIM1

13

SA1_A_DIM1

13

V_VREF_CA_DIMM

3,13

M_B_DIM0_ODT0

2

M_B_DIM0_ODT1

2

VDDQ_VTT

13,35

3.3VS

2,4,5,6,7,8,10,13,15,16,22,23,24,25,26,28,29,30,32,34,36

V_VCCDDQ

2,3,9,13,35,37

M_B_DQS[7:0]

3

M_B_DQS#[7:0]

3

M_B_DQ[63:0] 3

Title

Size

Document Number

Rev

Date:

Sheet

of

1.0

[14]DDR3 SO-DIMM_B_0

A3

14

42

Thursday, December 18, 2014

ᙔ!Ϻ!ႝ!တ!!DMFWP!DP/

SCHEMATIC1

Title

Size

Document Number

Rev

Date:

Sheet

of

1.0

[14]DDR3 SO-DIMM_B_0

A3

14

42

Thursday, December 18, 2014

ᙔ!Ϻ!ႝ!တ!!DMFWP!DP/

SCHEMATIC1

Title

Size

Document Number

Rev

Date:

Sheet

of

1.0

[14]DDR3 SO-DIMM_B_0

A3

14

42

Thursday, December 18, 2014

ᙔ!Ϻ!ႝ!တ!!DMFWP!DP/

SCHEMATIC1

C288

*0.022u_16V_X7R_04

C277

0.1u_10V_X5R_04

C281

*10p_50V_NPO_04

R303

*1.82K_1%_04

C294

10u_6.3V_X5R_06

C274

1u_6.3V_X5R_04

C269

1u_6.3V_X5R_04

C299

1u_6.3V_X5R_04

C576

*0.1u_10V_X5R_04

C293

1u_6.3V_X5R_04

C286

1u_6.3V_X5R_04

C280

*10u_6.3V_X5R_06

+

C581

*330UF_2.5V_6.6*6.6*4.2

C271

10u_6.3V_X5R_06

C276

10u_6.3V_X5R_06

C273

0.01u_50V_X7R_04

R304

*24.9_1%_04

C270

1u_6.3V_X5R_04

C272

10u_6.3V_X5R_06

C275

10u_6.3V_X5R_06

C279

1u_6.3V_X5R_04

R302

*1.82K_1%_04

R3122.2_1%_06

C300

0.1u_10V_X5R_04

C283

0.1u_10V_X5R_04

C295

*1u_6.3V_X5R_04

C287

*10p_50V_NPO_04

C268

2.2u_6.3V_X5R_04

C296

10u_6.3V_X5R_06

C278

1u_6.3V_X5R_04

R308

*0_04

C298

*10u_6.3V_X5R_06

JDIMM1A

DDRRK-20401-TR4B

A0

98

A1

97

A2

96

A3

95

A4

92

A5

91

A6

90

A7

86

A8

89

A9

85

A10/AP

107

A11

84

A12/BC#

83

A13

119

A14

80

A15

78

DQ0

5

DQ1

7

DQ2

15

DQ3

17

DQ4

4

DQ5

6

DQ6

16

DQ7

18

DQ8

21

DQ9

23

DQ10

33

DQ11

35

DQ12

22

DQ13

24

DQ14

34

DQ15

36

DQ16

39

DQ17

41

DQ18

51

DQ19

53

DQ20

40

DQ21

42

DQ22

50

DQ23

52

DQ24

57

DQ25

59

DQ26

67

DQ27

69

DQ28

56

DQ29

58

DQ30

68

DQ31

70

DQ32

129

DQ33

131

DQ34

141

DQ35

143

DQ36

130

DQ37

132

DQ38

140

DQ39

142

DQ40

147

DQ41

149

DQ42

157

DQ43

159

DQ44

146

DQ45

148

DQ46

158

DQ47

160

DQ48

163

DQ49

165

DQ50

175

DQ51

177

DQ52

164

DQ53

166

DQ54

174

DQ55

176

DQ56

181

DQ57

183

DQ58

191

DQ59

193

DQ60

180

DQ61

182

DQ62

192

DQ63

194

BA0

109

BA1

108

RAS#

110

WE#

113

CAS#

115

S0#

114

S1#

121

CKE0

73

CKE1

74

CK0

101

CK0#

103

CK1

102

CK1#

104

SDA

200

SCL

202

SA1

201

SA0

197

DM0

11

DM1

28

DM2

46

DM3

63

DM4

136

DM5

153

DM6

170

DM7

187

DQS0

12

DQS1

29

DQS2

47

DQS3

64

DQS4

137

DQS5

154

DQS6

171

DQS7

188

DQS0#

10

DQS1#

27

DQS2#

45

DQS3#

62

DQS4#

135

DQS5#

152

DQS6#

169

DQS7#

186

ODT0

116

ODT1

120

BA2

79

JDIMM1B

DDRRK-20401-TR4B

VDD1

75

VDD2

76

VDD3

81

VDD4

82

VDD5

87

VDD6

88

VDD7

93

VDD8

94

VDD9

99

VDD10

100

VDD11

105

VDD12

106

VDDSPD

199

NC1

77

NC2

122

NCTEST

125

VREF_DQ

1

VSS1

2

VSS2

3

VSS3

8

VSS4

9

VSS5

13

VSS6

14

VSS7

19

VSS8

20

VSS9

25

VSS10

26

VSS11

31

VSS12

32

VSS13

37

VSS14

38

VSS15

43

VSS16

44

VSS17

48

VSS18

49

VSS19

54

VSS20

55

VSS21

60

VSS22

61

VSS23

65

VSS24

66

VSS25

71

VSS26

72

VSS27

127

VSS28

128

VSS29

133

VSS30

134

VSS31

138

VSS32

139

VSS33

144

VSS34

145

VSS35

150

VSS36

151

VSS37

155

VSS38

156

VSS39

161

VSS40

162

VSS41

167

VSS42

168

VSS43

172

VSS44

173

VSS45

178

VSS46

179

VSS47

184

VSS48

185

VSS49

189

VSS50

190

VSS51

195

VSS52

196

G2

GND2

G1

GND1

VTT2

204

VTT1

203

VREF_CA

126

RESET#

30

EVENT#

198

VDD13

111

VDD14

112

VDD16

118

VDD15

117

VDD17

123

VDD18

124

C291

1u_6.3V_X5R_04

C297

1u_6.3V_X5R_04

Sheet 14 of 42

DDR3 SO-DIMM_1

Schematic Diagrams

DDR3 SO-DIMM_1 B - 15

B.Schematic Diagrams

DDR3 SO-DIMM_1