beautypg.com

AMD SEMPRON 10 User Manual

Page 4

background image

iv

Table of Contents

AMD Sempron™ Processor Model 10 with 256K L2 Cache Data Sheet

31994A —1 August 2004

7.9

SYSCLK and SYSCLK# DC Characteristics . . . . . . . . . . . . . . 31

7.10

General AC and DC Characteristics . . . . . . . . . . . . . . . . . . . . 32

7.11

Open Drain Test Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34

7.12

Thermal Diode Characteristics . . . . . . . . . . . . . . . . . . . . . . . . 35

Thermal Diode Electrical Characteristics. . . . . . . . . . . . . 35
Thermal Protection Characterization . . . . . . . . . . . . . . . . 36

7.13

APIC Pins AC and DC Characteristics . . . . . . . . . . . . . . . . . . 37

8

Signal and Power-Up Requirements . . . . . . . . . . . . . . . . . . . . 39

8.1

Power-Up Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39

Signal Sequence and Timing Description . . . . . . . . . . . . . 39
Clock Multiplier Selection (FID[3:0]) . . . . . . . . . . . . . . . . 42

8.2

Processor Warm Reset Requirements. . . . . . . . . . . . . . . . . . . 42

Northbridge Reset Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . 42

9

Mechanical Data. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43

9.1

Die Loading . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43

9.2

AMD Sempron Processor Model 10 Part Number

27488 OPGA Package Dimensions. . . . . . . . . . . . . . . . . . . . . . 44

9.3

AMD Sempron Processor Model 10 Part Number

27493 OPGA Package Dimensions. . . . . . . . . . . . . . . . . . . . . . 46

10

Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49

10.1

Pin Diagram and Pin Name Abbreviations. . . . . . . . . . . . . . . 49

10.2

Pin List . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59

10.3

Detailed Pin Descriptions. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68

A20M# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
A
MD Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
AMD Athlon System Bus Pins . . . . . . . . . . . . . . . . . . . . . . 68
Analog Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
APIC Pins, PICCLK, PICD[1:0]# . . . . . . . . . . . . . . . . . . . . 68
CLKFWDRST Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
CLKIN, RSTCLK (SYSCLK) Pins. . . . . . . . . . . . . . . . . . . . 69
CONNECT Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
COREFB and COREFB# Pins . . . . . . . . . . . . . . . . . . . . . . . 69
CPU_PRESENCE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
D
BRDY and DBREQ# Pins . . . . . . . . . . . . . . . . . . . . . . . . . 69
FERR Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
FID[3:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
FSB_Sense[1:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
F
LUSH# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
IGNNE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
INIT# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
INTR Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
J
TAG Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
K7CLKOUT and K7CLKOUT# Pins . . . . . . . . . . . . . . . . . . 72
Key Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
NC Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72