Important – MSI Wind Board D510 User Manual
Page 80

Fr-22
Carte mère MS-7618
Carte mère MS-7618
▍
Important
Important
Afi n d’activer la fonctionnalité de l’Hyper-Threading Technologie pour le système de
votre ordinateur, il faut tous ces composants de plate-forme suivants :
CPU : Un Intel
®
Processeur avec la HT Technologie ;
Puce : Une puce Intel
®
qui supporte la HT Technologie ;
BIOS : Un BIOS qui supporte la HT Technologie et qu’il soit activé ;
OS : Un système d’opération qui supporte la HT Technologie.
Pour plus d’informations sur la Hyper-threading Technologie, allez au site :
http://www.intel.com/products/ht/hyperthreading_more.htm
Execute Bit Support
Execute Bit Support
La fonctionnalité Intel Execute Disable Bit peut prévenir des attaques malicieuses
de “buff er overfl ow” de certaines classes lorsque il est combiné avec un système
d’opération supporant. Cette fonctionnalité permet au processeur de classer les
zônes dans la mémoire par où le code d’application peut exécuter et où il ne peut
pas. Lorsque un ver malicieux tente d’insérer un code dans le buff er, le processeur
désactive l’exécution du code pour prévenir le dommage ou la propagation de vers.
Set Limit CPUID MaxVal to 3
Set Limit CPUID MaxVal to 3
Le Max CPUID Value Limit est destiné à limiter la vitesse listée du processeur aux
systèmes d’opérations plus vieux.
Memory-Z
Memory-Z
Appuyez sur
DIMM1~2 Memory SPD Information
DIMM1~2 Memory SPD Information
Appuyez sur
formations de la mémoire installée.
Advance DRAM Confi guration
Advance DRAM Confi guration
Lorsque le DRAM Timing Mode est mis en [Manual], ce sous-menu est disponible. Ap-
puyez
DRAM Timing Mode
DRAM Timing Mode
Le choix de décision si le DRAM timing est contrôlé par le SPD (Serial Presence
Detect) EEPROM sur le module DRAM. La mise en [Auto] active le DRAM timings
et le sous-menu "Advance DRAM Confi guration" suivant d'être déterminé par le
BIOS basé sur la confi guration sur le SPD. La mise en [Manual] vous permet de
confi gurer le DRAM timings et le sous-menu "Advance DRAM Confi guration" suivant
manuellement.
CAS Latency (CL)
CAS Latency (CL)
Il contrôle le latence CAS, qui détermine le retard du timing (en cycle d’horloge)
avant que le SDRAM commence un ordre de lecture après l’avoir reçu.
•
•
•
•
▶
▶
▶
▶
▶
▶
▶