Внимание – MSI Wind Board D510 User Manual
Page 104

Ru-22
MS-7618 Системная плата
MS-7618 Системная плата
▍
Внимание
Внимание
Для работоспособности технологии Hyper-Threading, требуется наличие всех
нижеследующих компонентов:
CPU: Процессор Intel
®
с технологией HT;
Чипсет: Чипсет Intel
®
, поддерживающий технологию HT;
BIOS: BIOS, поддерживающий технологию HT, и включил её;
OS: Операционная система, поддерживающая технологию HT.
За дополнительной информацией о Hyper-threading, обращайтесь на вебсайт:
http://www.intel.com/products/ht/hyperthreading_more.htm
Execute Bit Support
Execute Bit Support
Использование технологии Execute Disable Bit Intel позволяет избегать
уязвимостей вызываемых вредоносными программами эксплуатирующими
ошибки типа “buff er overfl ow”, если эта технология поддерживается операцонной
системой. Она позволяет процессору разделять зоны в памяти в соответствии
с тем, хранится ли в памяти исполняемый код или нет. Когда вредоносная
программапопытается вставить код в буфер, процессор запретит исполнение
кода, что остановит распространение вредоносной программы.
Set Limit CPUID MaxVal to 3
Set Limit CPUID MaxVal to 3
Параметр Max CPUID Value Limit предназначен для ограничения длинны
идентификационного номера процессора передаваемого в операционную
систему.
Memory-Z
Memory-Z
Нажмите
DIMM1~2 Memory SPD Information
DIMM1~2 Memory SPD Information
Нажмите
установленных модулях памяти.
Advance DRAM Confi guration
Advance DRAM Confi guration
При установке DRAM Timing Mode в [Manual], этот пункт становится доступным.
Нажмите
DRAM Timing Mode
DRAM Timing Mode
Определяет будут ли временные параметры DRAM контролироваться данными
из SPD (Serial Presence Detect) EEPROM на модуле DRAM. При выборе значения
[Auto] временные параметры DRAM, включая пункты меню, перечисленные
ниже, устанавливаются BIOS в соответствии с данными из SPD. При установке
значения [Manual], этот пункт позволяет вручную регулировать временные
параметры DRAM доступные в этом меню.
CAS Latency (CL)
CAS Latency (CL)
Этот пункт контролирует время задержки CAS, которое определяет период
(в тактах генератора) между получением памятью SDRAM команды чтения и
началом ее выполнения.
•
•
•
•
▶
▶
▶
▶
▶
▶
▶