beautypg.com

Figures, Tables – Texas Instruments TAS5066PAG User Manual

Page 8

background image

Contents

viii

Figures

1−1

Complete PurePath Digital System

1-2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

1−2

Physical Structure for the TAS5066-5111D6EVM

1-3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−1

Recommended Power-Up Sequence

2-2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−2

J901 and J903 Pin Numbers (PCB Connector Top View)

2-3

. . . . . . . . . . . . . . . . . . . . . . . . . . .

2−3

J902 Pin Numbers (PCB Connector Top View)

2-4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−4

J100 − J600 Pin Numbers (PCB Connector Top View)

2-5

. . . . . . . . . . . . . . . . . . . . . . . . . . . . .

Tables

2−1

Recommended Power Supplies

2-2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−2

J901 Pin Description

2-3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−3

J903 Pin Description

2-3

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−4

J902 Pin Description

2-4

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−5

J100− J600 Pin Description

2-5

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−6

J50 Pin Description

2-6

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−7

J51 Pin Description

2-7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−8

Clock Rates

2-7

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

2−9

Recommended Interchannel Delay Register Values (based on EVM designs)

2-8

. . . . . . . . .

3−1

TAS5111 Error Signal Decoding

3-2

. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .