Kawasaki 80C152 User Manual
Page 35

KS152JB Universal Communications Controller
Technical Specifications
Kawasaki LSI USA, Inc.
Page 35 of 120 Ver. 0.9 KS152JB2
CRC: NONE
16-bit CCITT
32-bitAUTODIN II
N
N
N
1
1
1
1
N
N
1
1
1
1
1
1
1
1
O
O
O
O O O
O
O
O
O
O
O
O
1
1
O
O
O
O
O
O O O
O
O
O
O
O
O
O
1
1
O
O
Half Duples
Full Duplex
O
O
O
O O O
O
O
O
O
O
O
O
O
O
O
O
N
N
N
O O O
O
N
N
O
O
O
O
N
N
N
P
Acknowledge: None
Hardware
User defined.
O
O
O
O O O
O
O
O
O
O
O
O
O
O
O
O
N
O
O
N O O
O
O
O
N
O
O
O
N
N
O
N
O
O
O
O O O
O
O
O
O
O
O
O
O
O
O
1
Address recog: none
8-bit
16 bit
O
O
O
O O O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O O O
O
O
O
O
O
O
O
1
1
O
O
O
O
O
O O O
O
O
O
O
O
O
O
1
1
O
O
Coll resol: Normal
Alternate
Deterministic
X
N
N
N O O
O
O
O
N
O
O
O
O
N
M
N
N
X
N
N O O
O
O
O
N
O
O
O
O
N
M
N
N
N
X
N O O
O
O
O
N
O
O
O
O
N
M
N
Preamble: None
8-bit
32-bit
64-bit
N
N
N
X N N
N
N
N
O
O
O
O
O
O
N
P
O
O
O
N X N
N
O
O
O
O
O
O
1
1
O
O
O
O
O
N N X
N
O
O
O
O
O
O
1
1
O
O
O
O
O
N N N
X
O
O
O
O
O
O
N
N
O
O
DC JAM
CRC JAM
O
O
O
N O O
O
X
N
N
O
O
O
O
N
M
N
O
O
O
N O O
O
N
X
N
O
O
O
O
N
M
N
External clock
Internal clock
N
N
N
O O O
O
N
N
X
N
O
O
O
O
N
O
O
O
O
O O O
O
O
O
N
X
O
O
O
O
O
O
Table 10:
N-Not available.
M-Mandatory.
O-Optional.
P-Normally Preferred
X-N/A
backoff
preamble
Jam
Clock
contr
ol
r
a
w
tr
a
n
s
m
it
r
a
w
r
e
c
e
i
v
e
c
s
m
a
/
c
d
s
d
l
c
n
o
r
m
a
l
a
lt
e
r
n
a
t
e
d
e
t
e
r
m
i
n
i
s
ti
c
n
o
n
e
8
b
i
t
3
2
b
it
6
4
b
it
d
c
c
r
c
/
e
x
t
e
r
n
a
l
i
n
t
e
r
n
a
l
c
p
u
d
m
a